本書有DRM加密保護,需使用HyRead閱讀軟體開啟
  • EDA技術與電子系統工程設計
  • 點閱:207
  • 作者: 張敬懷主編
  • 出版社:中國鐵道出版社
  • 出版年:2003[民92]
  • ISBN:978-7-113-05401-4 ; 7-113-05401-3
  • 格式:PDF
  • 版次:第1版
  • 附註:簡體字版 本電子書不含光碟資料

★★本電子書不含光碟資料★★

本書從應用角度出發,闡述電子系統的設計方法和硬體描述語言的應用,著眼于硬體綜合開發能力的提高。

  • 第1章 Multisim电路设计与仿真(第1頁)
    • 1.1 Multisim介绍与操作(第1頁)
    • 1.2 Multisim仪器(Instruments)仪表的介绍(第6頁)
    • 1.3 Multisim常用分析方法及操作(第16頁)
    • 1.4 Multisim的后处理器(第28頁)
  • 第2章 PSpice电路仿真软件(第30頁)
    • 2.1 引言(第30頁)
    • 2.2 第一个PSpice范例(第32頁)
    • 2.3 电路图编辑器Schematics(第39頁)
    • 2.4 电路分析功能(第44頁)
  • 第3章 EDA系统电路设计技术(第55頁)
    • 3.1 Protel电路设计介绍(第55頁)
    • 3.2 Protel电路设计快速入门(第60頁)
    • 3.3 Protel电路设计技巧(第81頁)
  • 第4章 EDA电路仿真技术(第102頁)
    • 4.1 Protel 99 SE电路仿真技术介绍(第102頁)
    • 4.2 电路仿真流程(第104頁)
    • 4.3 电路分析类型及设置(第105頁)
    • 4.4 电路仿真实例(第108頁)
  • 第5章 VHDL概述(第111頁)
    • 5.1 标识符、数据对象、数据类型及属性(第111頁)
    • 5.2 运算符(第114頁)
    • 5.3 VHDL 基本概念(第114頁)
    • 5.4 并行语句(第120頁)
    • 5.5 顺序语句(第129頁)
  • 第6章 DES算法的硬件实现(第137頁)
    • 6.1 分组密码概述(第137頁)
    • 6.2 数据加密标准DES基本原理(第137頁)
    • 6.3 DES算法在Flex10K50器件中的实现(第143頁)
  • 第7章 Verilog HDL概述(第158頁)
    • 7.1 引言(第158頁)
    • 7.2 VERILOG程序结构(第159頁)
    • 7.3 数据类型及常量、变量(第162頁)
    • 7.4 运算符及表达式(第165頁)
    • 7.5 赋值语句(第175頁)
    • 7.6 条件语句(第178頁)
    • 7.7 循环语句(第185頁)
    • 7.8 结构说明语句(第189頁)
    • 7.9 系统函数和任务(第195頁)
    • 7.10 编译预处理语句(第197頁)
    • 7.11 语句的顺序执行与并行执行(第199頁)
    • 7.12 不同抽象级别的Verilog 模型(第202頁)
  • 第8章 Rijndael算法的设计与描述(第209頁)
    • 8.1 Rijndael 算法原理(第209頁)
    • 8.2 Rijndeal 算法设计与Verilog HDL描述(第214頁)
  • 附录I MAX+PLUSII支持的Verilog HDL数据类型和语句(第225頁)
  • 附录II Verilog HDL 关键字(第227頁)
  • 参考文献(第228頁)
紙本書 NT$ 219
單本電子書
NT$ 153

還沒安裝 HyRead 3 嗎?馬上免費安裝~
QR Code